DHL Abholort 4.69 Hermes Kurierdienst 4.99 DHL-Kurier 3.99 Hermes-Stelle 4.49 GLS-Kurierdienst 3.99

Design of High-Performance CMOS Voltage-Controlled Oscillators

Sprache EnglischEnglisch
Buch Hardcover
Buch Design of High-Performance CMOS Voltage-Controlled Oscillators Liang Dai
Libristo-Code: 01417853
Verlag Springer, Berlin, November 2001
Design of High-Performance CMOS Voltage-Controlled Oscillators presents a phase noise modeling frame... Vollständige Beschreibung
? points 537 b
214.09 inkl. MwSt.
Externes Lager in kleiner Menge Wir versenden in 13-16 Tagen

30 Tage für die Rückgabe der Ware


Das könnte Sie auch interessieren


LA VECINA DE AL LADO+CD Dolores Villa Vazquez / Broschur
common.buy 9.07
Devil Colony James Rollins / Broschur
common.buy 10.38
Phloem Gary A. Thompson / Hardcover
common.buy 283.41
Man of Many Minds E Everett Evans / Hardcover
common.buy 35.40
90 Minuten Sudamerika Mark Scheppert / Broschur
common.buy 12.01
Sport Brands Patrick Bouchet / Broschur
common.buy 80.61
Agent 327 - Ein Ball für Zwei! Martin Lodewijk / Hardcover
common.buy 14.07
Il giorno prima della felicita Erri De Luca / Broschur
common.buy 12.90
Genderlinguistik Susanne Günthner / Hardcover
common.buy 121.03
Charge of the Light Brigade Mark Connelly / Broschur
common.buy 34.19
EDUCAR, PER A QUÈ? JOAN BAUDES / Broschur
common.buy 20.07
Prokaryotes Edward F. DeLong / Hardcover
common.buy 594.68
LESEZUG/ Profi: Die Feuerpferde von Sarmantan Christine Auer / Hardcover
common.buy 10.04

Design of High-Performance CMOS Voltage-Controlled Oscillators presents a phase noise modeling framework for CMOS ring oscillators. The analysis considers both linear and nonlinear operation. It indicates that fast rail-to-rail switching has to be achieved to minimize phase noise. Additionally, in conventional design the flicker noise in the bias circuit can potentially dominate the phase noise at low offset frequencies. Therefore, for narrow bandwidth PLLs, noise up conversion for the bias circuits should be minimized. We define the effective Q factor (Qeff) for ring oscillators and predict its increase for CMOS processes with smaller feature sizes. Our phase noise analysis is validated via simulation and measurement results.The digital switching noise coupled through the power supply and substrate is usually the dominant source of clock jitter. Improving the supply and substrate noise immunity of a PLL is a challenging job in hostile environments such as a microprocessor chip where millions of digital gates are present.

Verschenken Sie dieses Buch noch heute
Es ist ganz einfach
1 Legen Sie das Buch in Ihren Warenkorb und wählen Sie den Versand als Geschenk 2 Wir schicken Ihnen umgehend einen Gutschein 3 Das Buch wird an die Adresse des beschenkten Empfängers geliefert

Anmeldung

Melden Sie sich bei Ihrem Konto an. Sie haben noch kein Libristo-Konto? Erstellen Sie es jetzt!

 
obligatorisch
obligatorisch

Sie haben kein Konto? Nutzen Sie die Vorteile eines Libristo-Kontos!

Mit einem Libristo-Konto haben Sie alles unter Kontrolle.

Erstellen Sie ein Libristo-Konto